Un bloc de transport attachement CRC
(A) Spécification Technique
La détection d'erreur est prévue sur chaque bloc de transport de contrôle de redondance cyclique (CRC).
Le bloc de transport dans son ensemble est utilisé pour calculer les bits de parité CRC. Fait référence à un bloc de transport fourni à la couche 1 bit est \ (A_ {0}, {1} A_, A_ {2}, {A_. 3}, \ dots, A-1 A_ {} \) , les bits de parité sont désignés comme \ (p_ {0}, P_ {. 1}, P_ {2}, P_ {. 3}, \ dots, P_ {L-. 1} \) , où \ (a \) est la taille de la charge utile, \ (l \ ) est le nombre de bits des bits de parité. Bit d' information d'ordre le plus bas \ (a_ {0} \) le bit le plus significatif est mis en correspondance avec le bloc de transport.
Le calcul des bits de parité annexé au bloc de transport DL-SCH en fonction des règles de protocole. Lorsque (A> 3824 \) \ , ensemble \ (L \) est de 24 bits et à l' aide du polynôme générateur \ (G _ {\ mathrm {CRC} 24 \ mathrm {A}} (D) \) , sinon, ensemble \ (l \) est de 16 bits et à l' aide du polynôme générateur \ (G _ {\ mathrm CrCl} {}. 6 (D) \) .
Bits après fixation CRC appelés \ (B_ {0}, B_ {. 1}, B_ {2}, B_ {. 3}, \ ldots, B_ {B-. 1} \) , où \ (B = A + L \ ) .
(B) illustre détaillée
(Iii) Scheme
A suivre ......