FPGA 多屏多画面视频拼接器

经济型多画面拼接器

功能:

1:多拼接屏多视频窗口。拼接屏单屏数量及单屏视频窗口数量均可扩展。
2:能实现画中画、画面跨屏漫游、画面任意尺寸无级缩放拉伸、画面遮挡叠加、静态图片显示、OSD文字叠加显示。
3:单屏视频数量四路(最大可扩展到32路)。
4:多屏多画面视频完美同步。

经济型多画面拼接优点:

1:拓扑简单,清晰,可方便灵活配置部署。
2:可级连可扩展。
3:成本低。

经济型多画面拼接缺点:

1:为降低成本,内部视频处理为1080P30,帧率较低。
2:拼接大屏显示画面总数较少,不能完成一些极端的多画面预览。(例如:3x3 9屏拼接墙,每屏4分割共36个画面监控预览无法实现)

拓扑连接说明:

1:各拼接单元和拼接控制器用CAN/RS485 连接。
2:后台PC和主控制器用网络或RS232连接。
3:当拼接器级连扩展时,拼接控制器分主从,一主、一主一从、一主多从。
4:拼接控制器和拼接单元都有8位地址开关设置地址。
5:控制主机提供基础的视频时钟。

连接:采用FPGA构建数字视频矩阵的一些设计思路和设计需求

经济型2X2四屏四画面拼接示意图

在这里插入图片描述

经济型2X2四屏八画面拼接示意图

在这里插入图片描述

有时间我会写点东西,逐步阐述一下采用FPGA处理视频的一些思路及方法,下面是提纲(会在近期整理成文字与大家讨论)
1:在视频处理过程中为什么使用 SDRAM/DDR_SDRAM 。
2:视频处理的能力(同时处理视频的数量)与FPGA 访问 SDRAM的带宽的关系 。
3:四画面拼接单元的实现(内部视频处理能力 1080P30)。
4:四画面拼接单元的实现(内部视频处理能力 1080P60)。
5:八画面拼接单元的实现(内部视频处理能力 1080P30)。
6:八画面拼接单元的实现(内部视频处理能力 1080P60)。

发布了1 篇原创文章 · 获赞 2 · 访问量 51

猜你喜欢

转载自blog.csdn.net/qq_46621272/article/details/105041298
今日推荐