31.FPGA VGA接口实验

行扫描是一行扫描的时间,场扫描是把所有行扫描过的时间

显示模式:

每秒刷新60次

a:同步(96时钟的低电平),b:显示后沿,c:有效数据段,d:显示前沿

o:同步,p:显示后沿,q:有效数据段,r:显示前沿

RGB565模式(当然也有RGB888)

要把数字信号转化为模拟信号,可用专门芯片,也可以用权电阻网络

Verilog基础知识0(`define、parameter、localparam三者的区别及举例)

发布了51 篇原创文章 · 获赞 1 · 访问量 623

猜你喜欢

转载自blog.csdn.net/weixin_44737922/article/details/105173080