【硬件】DDR_“T“型拓扑说明(硬货来袭,建议收藏)

DDR_"Flyby"型拓扑说明
创作时间:2020-11-17
目录:
*根据zc706-schematic-xtp215-rev2-0进行整理说明

  1. zc706-schematic-xtp215-rev2-0大致介绍
  2. "T"型拓扑
    1)Rterm位置
    注:ODT并在一起上拉一个40.2欧电阻至VTT,所有的ODT统一一个网络接在FPGA管脚上
    2)Rclk位置
    3)DDR供电电源,VTT滤波电容摆放位置,VREF滤波电容位置。
    4)ZQ电阻位置*
    正文:
    1. zc706-schematic-xtp215-rev2-0大致介绍
    该板在PS端上挂了4片DDR3,将位宽扩展为32bit。
    在这里插入图片描述
    在这里插入图片描述
    在这里插入图片描述
    该板DDR3所选型号为:MT41J256M8HX-15E
    原理图详见附件《zc706-schematic-xtp215-rev2-0.pdf》

2. "T"型拓扑
"T"型拓扑框图如下:
在这里插入图片描述

1)Rterm位置
在这里插入图片描述

注:
1)ODT上拉40.2欧电阻至VTT,所有的ODT统一一个网络
2)地址,控制上拉40.2欧电阻至VTT

PCB中地址与控制线走线如下图
在这里插入图片描述

PCB中地址与控制线走线如下图
在这里插入图片描述

2)Rclk位置

使用了 2个Rclk终端电阻均为39.2欧,放置位置为最后一片DDR处,R108为Rclk,位置如下图红框所示。
使用了 1个Rclk终端电阻均为80.6欧,放置位置为TL0与TL1的相交处,R108为Rclk,位置如下图红框所示。
在这里插入图片描述
在这里插入图片描述

3)DDR供电电源,VTT滤波电容摆放位置,VREF滤波电容位置。
U27为TPS51200,LDO给DDR提供VREF和VTT

在这里插入图片描述
VTTDDR的滤波电容有C577,C578,C579,位置如下图红框所示。
在这里插入图片描述
附:


在这里插入图片描述
VREF的滤波电容只有一个0.1uF的小电容,放置位置靠近电源输出管脚如下图红框C110所示。
VREF走线下图标注所示。
在这里插入图片描述
4)ZQ电阻位置
ZQ电阻位置在各个DDR端都有240欧姆电阻,靠近DDR_ZQ管脚放置。
在这里插入图片描述
ZQ电阻:R317、R318、R319、R320,位置如下图红框所示
在这里插入图片描述


THE END~

猜你喜欢

转载自blog.csdn.net/hahahahhahha/article/details/110149920
ddr