Cadence PSpice/PI/SI 설계 및 시뮬레이션 - 일반 카탈로그

소개

    "Cadence PSpice/PI/SI 설계 및 시뮬레이션"에 오신 것을 환영합니다. 칼럼은 주로 Cadence 회로도 및 PCB 설계 및 시뮬레이션 및 신호 무결성 전력 무결성 시뮬레이션 관련 콘텐츠를 소개하고 실용적인 작동에 더 많은 관심을 기울여 모든 사람이 쉽고 지속적으로 시작할 수 있도록 돕습니다. 열 업데이트를 시작하기 전에 블로거는 먼저 참조용으로 열의 개요를 나열합니다. 개요의 파란색 제목을 클릭하면 쉽게 이전할 수 있습니다.


1. 케이던스 Pspice 개략도 시뮬레이션

    Cadence PSpice 시뮬레이션 0: 회로도 방식 그리기
    Cadence PSpice 시뮬레이션 1: 3극관 전송 특성 곡선 DC 시뮬레이션
    Cadence PSpice 시뮬레이션 2: 3극관 연산 증폭기 AC 소신호 시뮬레이션
    Cadence PSpice 시뮬레이션 3: 커패시터 충전 및 방전 과도 시뮬레이션
    Cadence PSpice 시뮬레이션 4: 공통 이미 터 연산 증폭기 정적 작동 지점 시뮬레이션
    케이던스     실행    PSpice 시뮬레이션 5: 연산 증폭기 노이즈 시뮬레이션
    케이던스 PSpice 시뮬레이션 8: 대역 정지 필터 온도 분석 시뮬레이션 실용적인     케이던스 PSpice 시뮬레이션 9: 저역 통과 필터 몬테카를로 분석 시뮬레이션 실용적인     케이던스 PSpice 시뮬레이션 10: 부스트 부스트 전원 공급 회로 몬테카를로 분석 히스토그램 시뮬레이션 실용적인 전투     케이던스 PSpice 시뮬레이션 11: 유도성 저역 통과 필터의 최악의 경우 분석





2, Cadence Pspice 시뮬레이션 모델 모델링

    Cadence PSpice 모델 1: 자체 라이브러리를 기반으로 하는 새로운 다이오드의
    PSpice 모델 Cadence     방식    PSpice 모델 2: 드로잉 포인트
    Cadence PSpice Model 5: ABM 라이브러리를 기반으로 XC6209 전압 조정기 칩의 PSpice 모델 생성 Practical graphic tutorial     Cadence PSpice Model 6: ABM 라이브러리의 기본 수학 함수 모델 소개 및 사용 방법 그래픽 데모     Cadence PSpice 모델 7: 소개 및 사용 ABM 라이브러리의 기본 기본 동작 함수 모델 그래픽 데모 Cadence PSpice Model 8:     ABM     라이브러리 함수 방정식 모델     Cadence PSpice Model 10: ABM 라이브러리 제어 소스 모델 도입 및 활용 그래픽     및 텍스트 데모







셋, 케이던스 Pspice 부가 콘텐츠

    Cadence PSpice 보충 1: 펄스 신호 소스의 자세한 소개 및 사용

    업데이트 중… …


3. 신호 무결성 및 전자기 호환성

    업그레이드 보류… …


넷째, 신호 무결성 SI 시뮬레이션 전투

    업그레이드 보류… …


다섯, 전원 무결성 PI 시뮬레이션 전투

    업그레이드 보류… …

6, Cadence Capture 도식 설계

     Cadence Schematic 1: Cadence Capture CIS 소프트웨어 설정 및 새로운 Schematic Cadence
     Schematic 2: Visio 사양과 같은 Cadence      캡처 글꼴 흐림 솔루션
     Orcad Cadence Schematic 5: Cadence
     Orcad      Capture 문제 해결 1: 레이블 변경 후 밑줄이 나타남      Cadence Schematic 7: Cadence Orcad Capture Globally Modify 구성 요소 속성 방법 및 기술      Cadence Orcad Capture 도면 크기 수정을 위한 두 가지 일반적인 방법      Orcad     Capture는 기본적으로 패키지 열을 추가하기 위해 BOM을 내보내도록 설정됩니다      . Cadence 도식 그림 11: Cadence Orcad Capture 일반적으로 사용되는 바로 가기 키      Cadence 도식 그림 12: 심층 설명 Cadence Orcad Capture Place 핀      창 2 방법









     Cadence Schematic 14: Cadence Orcad Capture는 여러 부분으로 구성된 Symbol과 Homogeneous and Heterogeneous
     Cadence Schematic을 생성합니다. 15: Cadence OrCAD Capture 소프트웨어는 구성 요소 도식 기호 라이브러리 디렉토리 및 소개와 함께 제공됩니다
     . Cadence      Schematic 16: Cadence OrCAD는 전원 네트워크 이름을 숨깁니다. Cadence
     도식 그림 18:      Cadence      OrCAD 도식 그리드 스타일 크기 설정 방식      Cadence      조인트     솔더     도식 21:      Cadence 도식 그림 25: 전체      네트워크 를 강조 표시하는 Cadence Orcad Capture 방법










     Cadence Schematic 27: Cadence Orcad Capture는 구성 요소
     라이브러리
     의 기본 패키지를 수정합니다.      Cadence Schematic 30: Cadence Orcad Capture CIS Schematic Library 데이터베이스 관리 및 구성 방법
     Cadence      Orcad     Database     Schematic 31: Cadence Orcad Capture의 기본 사용법 및 기술 CIS Schematic
     Cadence Schematic 34: Cadence Orcad Capture Search Box Disappearance      Solution Cadence Schematic 소개      그림 37: Cadence Orcad Capture 디자인 환경 설정 Cadence Schematic 그림 38: Cadence      Orcad      Capture 새 프로젝트 방법







     Cadence Schematic 40: 구성 요소를 자동으로 업데이트하는 Cadence Orcad Capture 방법 Cadence
     Schematic      Orcad     방법     41: Cadence Orcad Capture 속성 창 이동



일곱, 케이던스 알레그로 PCB 디자인

     케이던스 PCB 디자인 1: 케이던스 알레그로 열풍 패드 제작 케이던스
     PCB      디자인      제작     2: 케이던스 알레그로 스루홀 PAD
     케이던스 PCB 디자인 6: 케이던스 알레그로가 수동으로 SOT 패키지를 생성한다      케이던스 PCB 디자인 7: 케이던스 알레그로 회로 기판 생성      Cadence      PCB 디자인 8: Cadence Allegro에서 주요 구성 요소 및 주요 모듈 배치      Cadence PCB Design 10: Cadence Allegro Chamfers      Cadence PCB Design 11: Cadence Allegro Constraint Rule Setup      Cadence PCB Design 12: Cadence Allegro XNET Equal Length Over Resistors Capacitors      Cadence PCB Design 13: Cadence Allegro 구성 요소 교체 구성 요소      Cadence PCB 설계 14: Cadence Allegro 등거리 정렬 구성 요소      Cadence PCB 설계 15: Cadence Allegro 구리 적층 및 내부 전기 레이어 설계












     케이던스 PCB 디자인 16: 케이던스 알레그로 내보내기 풋프린트 라이브러리 파일
     케이던스 PCB 디자인 17: 케이던스 알레그로 컬러 디스플레이 설정
     케이던스 PCB 디자인 18: 케이던스 알레그로 내보내기 DXF 파일
     케이던스 PCB 디자인 19: 케이던스 알레그로 가져오기 DXF 파일
     케이던스 PCB 디자인 20: 케이던스 알레그로 DXF 수정 파일
     Cadence PCB Design 21: Cadence Allegro가 구성 요소를 배치하지 못했습니다 솔루션 - 도면 좌표 수정 Cadence PCB Design 22:
     Cadence      Allegro      스냅 선택으로 캡처 기능을 선택
     Cadence PCB Design 25: Cadence Allegro Dynamic Copper Skin을 표시하지 않음 라우팅 솔루션 피하기 Cadence      PCB      스킨     디자인 26: Cadence Allegro 정적 구리 스킨을 동적 구리      Cadence PCB 디자인 29: Cadence Allegro 글꼴 흐림 솔루션







     케이던스 PCB
     디자인 30:      알레그로 실크 스크린 팁 조정 - 자동 조정 및 수동 미세 조정     케이던스
     방법      케이던스          알레그로 Cadence PCB Design 38:      Cadence      Allegro      제약 관리자를 사용하여 라인 길이가 요구 사항을 충족하는지 확인 Cadence PCB Design 41: PCB의      Cadence      Allegro      넘버링 - 회로도에 대한 역 표시 - 역 넘버링 결과가 올바른지 확인










     Cadence PCB 디자인 44: Cadence Allegro 내보내기 Gerber-PCB 처리 파일 SMT 스텐실 파일 만들기 Cadence
     PCB 디자인 45: Cadence Allegro 내보내기 SMT 스텐실 좌표 BOM 용접 파일 케이던스 알레그로는      끊김      없이
     트레이스와 패드에 네트워크를 표시합니다.      케이던스      PCB 디자인 48: 케이던스 알레그로 마우스 트랙 바로 가기 설정 솔더 조인트 수량 정보      Cadence PCB Design 51: Cadence Allegro는 연결되지 않은 PIN을 강조 표시 합니다.      Cadence PCB Design 52: Cadence Allegro는      Allegro     Vias     Unconnected . Cadence PCB 디자인 55:      Cadence      Allegro는 패드와 패드 사이의 연결을 수정합니다. 구리 일반 작업











     Cadence PCB Design 58: Cadence Allegro 구성 요소 패키징을 업데이트하는 2가지 방법 Cadence PCB
     Design 59: Cadence Allegro 디스플레이 일부 플라잉      의 3가지 공통 작업
     리드
     Cadence PCB 디자인 62: Cadence Allegro 구리 스킨 확장 및 수축 작업      Cadence PCB 디자인 63: Cadence Allegro 원점 위치를 설정하는 2가지 방법      Cadence PCB 디자인 64: Cadence Allegro 소프트웨어 메뉴 모음 기본 설정 복원      Cadence PCB 디자인 65: Cadence Allegro가 고정 길이 라인 사용 Cadence PCB 디자인 66: Cadence      PCB 디자인을 통한      Cadence Allegro 일괄 변경 67:      그리드 구리 PCB를 덮는 케이던스 알레그로 방식     디자인 69: 케이던스 알레그로 모양 패드로 만든 타원형 스루홀 패드 케이던스 PCB 디자인 70: 케이던스 알레그로가 다른      레이어      에 구리를 복사










     케이던스 PCB 디자인 72: 케이던스 알레그로 스택업 디자인 레이어 추가
     케이던스 PCB 디자인 73: 케이던스 알레그로 드릴 테이블 생성
     케이던스 PCB 디자인 74: 케이던스 알레그로 출력 드릴 매개변수 파일
     케이던스 PCB 디자인 75: 케이던스 알레그로 출력 드릴 정보 파일
     케이던스 PCB 디자인 76: 케이던스 알레그로 출력 프로파일링된 구멍 정보 파일
     Cadence PCB Design 77: Cadence Allegro 출력 포토페인트 파일(네거티브) 방법 Cadence PCB Design 78:
     넷리스트 외부에 구성 요소를 추가
     하기 위한 Cadence Allegro 방법 Network
     Cadence PCB Design 80: Cadence Allegro Swap Component Locations Cadence PCB Design
     81      : Cadence Allegro Light Drawing File 하위 클래스를 설정하는 2가지 방법
     Cadence PCB Design 82: Cadence Allegro 시작 소프트웨어는 기본적으로 메서드를
통해 빈 그리기 방법을 엽니
     다. Cadence PCB Design 84: Cadence Allegro 구성 요소 속성 편집
     Cadence PCB Design 85: 구성 요소 속성을 일괄 편집하기 위한 Cadence Allegro 방법
     케이던스 PCB 디자인 86: 케이던스 알레그로 치수 추가
     케이던스 PCB 디자인 87: 케이던스 알레그로 치수 제거 케이던스 PCB 디자인 88:
     케이던스      수정     치수가 솔루션을 표시하지 않음
     알레그로
     케이던스 PCB 디자인 91: 케이던스 알레그로 높이 제한 영역 설정 방법 케이던스 PCB      디자인      92: 케이던스 Allegro Hollow Copper Method 트레이스 폭 메모리 기능 끄기      Cadence PCB design 95: Cadence Allegro 실행 취소 방법 수 설정      Cadence PCB design 96: Cadence Allegro 디자인 영역 이동      속도      설정      Cadence PCB Design 99: Cadence Allegro Method 고아 구리 제거용









     케이던스 PCB 디자인 100: 케이던스 알레그로 DRC 로고 크기 수정
     케이던스 PCB 디자인 101: 케이던스 알레그로 DRC 로고 색상 수정 케이던스
     PCB      디자인      102: 케이던스 알레그로 포기된 DRC 로고 색상 수정
     디자인 105에서 케이던스 PCB 디자인을 보여줍니다. Cadence Allegro는 Croup 그룹을 생성합니다.      Cadence PCB Design 106: Cadence Allegro 디자인 매개변수를 가져옵니다      . Cadence PCB Design 107: Cadence Allegro는 디자인 매개변수를 내보냅니다.      Cadence PCB Design 108: Cadence Allegro는 테스트 포인트를 자동으로 추가합니다.      Cadence PCB Design 109: Cadence Allegro 수동으로 테스트 포인트 추가      Cadence PCB 디자인 110: 케이던스 알레그로 컷 트레이스 케이던스 PCB 디자인 111:      케이던스      트레이스     알레그로 벌크 컷










     Cadence PCB Design 114: Cadence Allegro PCB를 이전 버전으로 저장


여덟, 부가 콘텐츠

    업그레이드 보류… …


추천

출처blog.csdn.net/fydar/article/details/123371126