이 칼럼은 참고용으로만 sduwh의 eda 과정의 모든 실험을 포함합니다.
실험 주제:
양방향 라이트 컨트롤러 회로와 멀티플렉서를 설계하십시오.
회로도(Verilog 코드), RTL 넷리스트 및 타이밍 시뮬레이션 파형의 스크린샷을 포함한 실험 보고서를 제출하십시오.
보고서를 pdf 형식으로 제출하십시오.
실험 보고서:
실험실 연습 1
1. 파트 I 양방향 라이트 컨트롤러 회로 설계
(i)새 프로젝트 만들기
![](https://img-blog.csdnimg.cn/img_convert/e23a1760ac4f8b32c51f3342d48d098d.png)
(ii) 설계 회로 및 코딩
![](https://img-blog.csdnimg.cn/img_convert/fa6608e2619a3a95db0bdfbcaaed55f6.png)
(iii) RTL 넷리스트 컴파일 및 보기
![](https://img-blog.csdnimg.cn/img_convert/192adc922138cf34a114602a3b853f08.png)
(iv)타이밍 시뮬레이션
![](https://img-blog.csdnimg.cn/img_convert/d73cae642328c8df895cded443649cde.png)
2부 2:1 멀티플렉서 설계
(i)새로운 Verilog HDL 파일 생성
![](https://img-blog.csdnimg.cn/img_convert/166de6fba173d114fe6447813a156bff.png)
(ii) 설계 회로 및 코딩
![](https://img-blog.csdnimg.cn/img_convert/1c35bbf1da68bdb02e0524a8421c5bb5.png)
(iii)RTL 넷리스트 컴파일 및 보기
![](https://img-blog.csdnimg.cn/img_convert/ae8458f431c51e392680f36943b3c01c.png)
(iv)타이밍 시뮬레이션
![](https://img-blog.csdnimg.cn/img_convert/5ed1110514c569f7fdd85de11b3fb40c.png)