S5PV210的时钟系统简介

时钟域:MSYS、DSYS、PSYS

(1)因为S5PV210的时钟域体系比较复杂,内部外设模块多,因此把整个内部的时钟划分为3大块,叫做域。

(2)MSYS:CPU(Cortex-A8)、DRAM控制器(DMC0和DMC1)、IRAM和IROM

(3)DYSY:都是和视频显示、编解码有关模块

(4)PSYS:和内部各种外设时钟有关,譬如串口、sd接口、I2C、AC97、USB等

(5)为啥分3个域,原因是这些模块彼此工作时钟速率差异太大,把高速放一起,低速放一起

时钟来源:晶振+时钟发生器

(1)S5PV210外部有4个晶振接口,设计板子硬件时可以根据需要来决定在哪里接晶振。接了晶振之后上电相应的模块就能产生振荡,产生原始时钟。原始时钟再经过一系列的筛选开关进入相应的PLL电路生成倍频后的高频时钟。高频时钟再经过分频到达芯片内部各模块上(部分模块内部还有分频器,例:串口)。

PLL:APLL、MPLL、EPLL、VPLL

APLL:Cortex-A8内核 MSYS域

MPLL&EPLL:DSYS   PSYS

VPLL:Video视频相关模块

猜你喜欢

转载自blog.csdn.net/weixin_40405692/article/details/81316107