Q&A:filter-自适应均衡器实现训练序列问题

Q:

杜老师您好,真不好意思又来麻烦您了,在看您的数字滤波器的MATLAB与FPGA实现(Altera/Verilog)版7.4节的自适应均衡器实现中遇到一些问题想请教一下:

1、接收端均衡器在接收完训练序列后是否就要保持滤波器系数不变,然后发送过来的信号序列直接和系数相乘得出均衡后的结果?但我在看您的MATLAB部分仿真时,整个训练序列和信号序列期间都在调整系数,可实际应用过程中我们接收端只能知道训练序列,不能预先知道信号序列,就不能知道期望信号

2、整个均衡模式是否就是一段训练序列加一段信息数据,通过训练序列调整系数后保持不变进行滤波?然后再进行下一段训练和数据的接收?

老师,先谢谢您给学生解惑了!

A:你的理解是对的。前提是信道的特性在短时间内不变化。

祝愉快!

杜勇

发布了145 篇原创文章 · 获赞 50 · 访问量 4万+

猜你喜欢

转载自blog.csdn.net/qq_37145225/article/details/100110142